Tak to byly jen spekulace založené na extrapolaci z předchozích produktů, ale už cca od začátku ledna se mluví o tom, že současná verze 40nm produkce TSMC sice výrazně sníží rozměry čipů, ale nesníží spotřebu a nevychází nejlevněji (samozřejmě vyjde levněji vyrobit čip na 40nm, než na 55nm, ale není tam tak velký skok, jako u předchozích přechodů). Zkrátka, fyzikální bariéry o sobě dávají vědět čím dál častěji...