Ty dva základní staty fungují jednoduše:
1. při plné rychlosti (v mém případě násobič 9x) jede cpu na vCore nastavený v BIOSu
2. při nejnižší rychlosti (násobič 6x) jede cpu vždy na definovaném vCore pro state bez ohledu na FSB, resp. výsledný takt cpu (v mém případě 1.050V)
Co se týče toho fungování, vzhledem k voltáži na násobiči 6x může být problémem fakt, že to cpu prostě nedá (v mém konkrétním případě to znamená, že standardně je cpu 1.80 GHz při 1.325V a při tomhle nastavení s EISTem jede na 2.00 GHz při 1.050V). Nemám srovnání, tudíž nevím, zdali to zvládnou všechny - každopádně takový reál oproti definovaným hodnotám je obecně obdivuhodný.
Trošku mě zmátla jiná věc. Doteď jsem neviděl (cpu-z, apod.), že by automaticky v rámci EIST používal procesor jiné state než krajní (tzn. 6x a 9x násobič a příslušné vCore), narozdíl od mobilních procesorů, kde jsou schopné Visty přepínat automaticky na libovolnou definovanou kombinaci hodnot podle potřebného výkonu. To by ještě nebylo nic zvláštního, kdyby benchmark "Power Management Efficiency" ze Sandry XI netvrdil něco diametrálně jiného (tj. využití i všech postupných mezistupňů podle aktuální zátěže procesoru). Neměl jsem čas to zkoumat a ani mě to nějak nepálí, ale pokud mi tohle kdokoliv zodpoví, ušetřený čas velmi uvítám ...