Myslim ze takto to nebude, pravdepodobne hlavne kvuli zrejmne dost vysoke vyteznosti C2D jader, castecne asi take kvuli vysoke poptavce po celeronech, kterou by tech par zmetkovych C2D jader neuspokojilo. Ze stejneho duvodu pripravuje intel C2D se skutecnymi 2MB L2 a ne jako dosud se 4MB a polovinou vypnutou, viz: http://www.cdr.cz/a/18883
Navic predpokladam ze celeron bude zase mit malou L2 cache, nedivil bych se kdyby napr. 512KB, takze jeste uvidime, jak na tom bude s vykonem. Vykon C2D totiz, jak zde na foru nekde poznamenal Eagle, stoji na L2, napr. kvuli agresivnimu prefetchi dat z RAM, ktere se ale jaksi musi nekam vejitTakze je dost mozne, ze bez upravy logiky procesoru, ktera je nyni optimalizovana na 2 resp. 4MB L2, bude vykon s malou L2 dost spatny...doufam ze ne, samozrejmne, ale mozne to je. Neco podobneho se stalo u P4ky, kdy ona samotna mela vykon relativne slusny, ale celerony na bazi P4 mely vykon tragicky a nepomahalo pretoceni ani pres 3GHz. Zda je mozne prefetch a ostatni logiku konfigurovat pomoci mikrokodu ci je nutne zmenit HW netusim...